Datos del producto:
|
El material: | El metal | Tipo del código: | PRBS7, PRBS9, PRBS15, PRBS23, PRBS31 |
---|---|---|---|
Revocación del modelo: | Admite la inversión de la señal en el extremo receptor | Tasa de datos: | 622M hasta 15Gbps |
Subida y tiempo de caída (el 20% a los 80%): | 18~23ps | Inquietud de la salida de datos (RMS): | 1.5 (10.3125G hacia abajo) p |
Resaltar: | Probador de tasa de error de 10G,Tipo de código PRBS23 del probador de tasa de error |
Probador de tasa de error de bit de velocidad completa de 10G con entrada y salida paralela de 12 canales
El probador de tasa de error de bit de 12 canales de 10G es un dispositivo de prueba de tasa de error de bit de alto rendimiento que admite 12 canales independientes y tiene una cobertura de velocidad de 622M a 15Gbps. Se utiliza principalmente para la verificación de la integridad de la señal en comunicaciones ópticas, centros de datos y escenarios de interconexión de alta velocidad.
Hay 12 canales de puerto eléctrico, con entrada y salida paralela para 12 canales. La prueba de error de bit se puede realizar de forma independiente para cada canal.
Admite la detección continua de errores de bit y la monitorización temporizada de errores de bit. Admite velocidad completa de 10G (622M a 15Gbps, más de 20 puntos de velocidad convencionales, adecuado para módulos activos convencionales actuales);
Tamaños admitidos: PRBS7 / PRBS 9 / PRBS 15 / PRBS 23 / PRBS 31
1 canal de salida de reloj de bajo jitter.
No. |
parámetro |
mínimo |
típico |
máximo |
unidad |
1 |
Velocidad de datos |
0.622 | 0.622,1.25,2.125,2.488,2.5,3.07,3.125,4.25,5.0,6.144,6.25,7.5,8.5 ,9.953,10.00,10.3125,10.52,10.709,11.09,11.32,11.7,14.025,15 | 15 | Gbps |
2 |
Tipo de código |
PRBS7,PRBS9,PRBS15,PRBS23,PRBS31 | |||
3 |
Tiempo de subida y bajada (20% a 80%) |
18 | 23 | ps | |
4 |
Inversión de patrón |
Admite la inversión de señal en el extremo receptor |
|||
5 |
Amplitud de salida de señal (un solo extremo) |
200 | 800 | 1000 | mV |
6 |
Jitter de salida de datos (RMS) |
1.5 (10.3125G hacia abajo) |
ps | ||
7 |
Interfaz de entrada/salida de datos |
Diferencial, acoplamiento de CA, impedancia de 50 ohmios, SMA |
|||
8 |
Salida de reloj |
100 | 156.25 | 156.25 | MHz |
9 |
Sensibilidad de entrada de señal de datos (un solo extremo) |
0.1 | Vpp | ||
10 |
Intersecciones del diagrama de ojo de salida de datos |
50 | 52 | 54 | % |
11 |
Temperatura de funcionamiento |
10 | 25 | 50 | °C |
Características técnicas
Detección de errores de bit de alta precisión
Bajo jitter y alta sensibilidad
Modularización y escalabilidad
Portabilidad y diseño compacto
Persona de Contacto: Jack Zhou
Teléfono: +86 4008 456 336